Design of an IDM-based determinant computing unit for a 130nm low power CMOS ASIC acoustic localization processor
保存先:
| 著者: | , , , |
|---|---|
| フォーマット: | presentación de congreso |
| 出版日付: | 2015 |
| その他の書誌記述: | https://www.scopus.com/inward/record.url?eid=2-s2.0-84945151182&partnerID=40&md5=6ddf5c2778c6b512bf6531ff81a9fd36 |
| 国: | RepositorioTEC |
| 機関: | Instituto Tecnológico de Costa Rica |
| Repositorio: | RepositorioTEC |
| 言語: | Inglés |
| OAI Identifier: | oai:repositoriotec.tec.ac.cr:2238/7208 |
| オンライン・アクセス: | https://ieeexplore.ieee.org/stamp/stamp.jsp?arnumber=7250489 https://hdl.handle.net/2238/7208 |
| キーワード: | Circuit, CMOS, aritmética, FPGA Circuitos CMOS Aritmética FPGA Research Subject Categories::TECHNOLOGY::Information technology::Computer science::Computer science |