Diseño de unidad de procesamiento configurable en FPGA para aceleración de convolución en aplicación de visión por computador

 

Spremljeno u:
Bibliografski detalji
Autor: Castro-Villalobos, Samuel Daniel
Format: proyecto fin de carrera
Datum izdanja:2024
Opis:Proyecto de Graduación (Licenciatura en Ingeniería Mecatrónica) Instituto Tecnológico de Costa Rica, Área Académica de Ingeniería Mecatrónica, 2024
Zemlja:RepositorioTEC
Institucija:Instituto Tecnológico de Costa Rica
Repositorio:RepositorioTEC
Jezik:Español
OAI Identifier:oai:repositoriotec.tec.ac.cr:2238/15205
Online pristup:https://hdl.handle.net/2238/15205
Ključna riječ:Procesamiento configurable
Field Programable Gate Array (FPGA)
Redes neuronales (Computadores)
MobileNet
Visión por computador
Algoritmo de convolución
Aprendizaje profundo (Aprendizaje automático)
Lógica -- Arquitectura
Configurable processing
Neural networks (Computers)
Computer vision
Convolution algorithm
Deep learning (Machine Learning)
Logic -- Architecture
Research Subject Categories::TECHNOLOGY