Diseño de unidad de procesamiento configurable en FPGA para aceleración de convolución en aplicación de visión por computador

 

Guardado en:
書目詳細資料
作者: Castro-Villalobos, Samuel Daniel
格式: proyecto fin de carrera
Fecha de Publicación:2024
實物特徵:Proyecto de Graduación (Licenciatura en Ingeniería Mecatrónica) Instituto Tecnológico de Costa Rica, Área Académica de Ingeniería Mecatrónica, 2024
País:RepositorioTEC
機構:Instituto Tecnológico de Costa Rica
Repositorio:RepositorioTEC
語言:Español
OAI Identifier:oai:repositoriotec.tec.ac.cr:2238/15205
在線閱讀:https://hdl.handle.net/2238/15205
Palabra clave:Procesamiento configurable
Field Programable Gate Array (FPGA)
Redes neuronales (Computadores)
MobileNet
Visión por computador
Algoritmo de convolución
Aprendizaje profundo (Aprendizaje automático)
Lógica -- Arquitectura
Configurable processing
Neural networks (Computers)
Computer vision
Convolution algorithm
Deep learning (Machine Learning)
Logic -- Architecture
Research Subject Categories::TECHNOLOGY