Design of a library of generic accelerators of DNN-based inference algorithms for low-end FPGAs

 

Zapisane w:
Opis bibliograficzny
Autor: León-Vega, Luis Gerardo
Format: tesis de maestría
Data wydania:2022
Opis:Proyecto de Graduación (Maestría en Electrónica) Instituto Tecnológico de Costa Rica, Escuela de Ingeniería Electrónica, 2022.
Kraj:RepositorioTEC
Instytucja:Instituto Tecnológico de Costa Rica
Repositorio:RepositorioTEC
Język:Español
OAI Identifier:oai:repositoriotec.tec.ac.cr:2238/14360
Dostęp online:https://hdl.handle.net/2238/14360
Słowo kluczowe:Aprendizaje automático
Redes neuronales
Aceleradores genéricos
Computación
Algoritmos de inferencia
Matriz de puertas programable en campo
Aceleración -- Hardware
Automatic learning
Neural networks
Generic accelerators
Inference algorithm
Field programmable gate array
Acceleration -- Hardware
Research Subject Categories::TECHNOLOGY::Electrical engineering, electronics and photonics